Laporan Akhir 2 Modul 2 : Flip Flop

 [KEMBALI KE MENU SEBELUMNYA]


1. Jurnal [kembali]


  



 

2. Alat dan Bahan [kembali]

Gambar 1.1 DL2203C Module D’Lorenzo

Gambar 1.2 DL2203S Module D’Lorenzo

Gambar 1.3 Jumper
  • 1. Panel DL 2203C. 
  • 2. Panel DL 2203S.
  • 3. Jumper. 
  • 4. Laptop.
  • 5. Software Proteus ver minimal 8.17

3. Rangkaian Simulasi [kembali]

4. Prinsip Kerja Rangkaian [kembali]

Prinsip Kerja:

Rangkaian ini menggunakan flip-flop JK (U1:A) yang dikonfigurasi sebagai flip-flop T dengan cara menghubungkan input J dan K ke logika ‘1’ (HIGH) secara bersamaan melalui saklar (B1 dan B0). Saat kedua input J dan K bernilai 1, sesuai dengan tabel kebenaran flip-flop JK, maka setiap pulsa clock akan menyebabkan output Q berpindah ke kondisi sebaliknya (toggle). Artinya, jika Q sebelumnya 0 maka akan berubah menjadi 1, dan sebaliknya. Pulsa clock diberikan secara kontinu melalui generator gelombang kotak, yang menghasilkan sinyal naik-turun secara periodik.

Dengan kondisi ini, output Q dan Q̅ akan terus bergantian nilainya setiap kali ada perubahan clock (biasanya pada tepi turun clock untuk IC 74LS112), menciptakan sinyal osilasi. Output ini sering dimanfaatkan sebagai pembagi frekuensi, karena satu flip-flop T akan menghasilkan output dengan frekuensi setengah dari clock input-nya. Indikator LED pada Q dan Q̅ menunjukkan perubahan status logika dari output flip-flop. Jika hanya salah satu dari J atau K bernilai 0, maka flip-flop tidak akan toggle melainkan hanya set atau reset sesuai inputnya.

5. Video Rangkaian [kembali]




6. Analisa [kembali]




7. Download File [kembali]

Komentar

Postingan populer dari blog ini